PETRI, ESA Statistiche

PETRI, ESA  

DIPARTIMENTO DI INGEGNERIA DELL'INFORMAZIONE  

Mostra records
Risultati 1 - 17 di 17 (tempo di esecuzione: 0.033 secondi).
Titolo Data di pubblicazione Autore(i) File
Coverage-driven Verification of HDL IP cores 1-gen-2011 Saponara, Sergio; Vitullo, F; Petri, Esa; Fanucci, Luca; Coppola, M; Locatelli, R.
Coverage-driven verification of HDL IP cores : Case study of a router for network-on-chip communication in embedded systems 1-gen-2011 Saponara, Sergio; Vitullo, F; Petri, Esa; Fanucci, Luca; Coppola, M; Locatelli, R.
Design and Verification of Hardware Building Blocks for High-Speed and Fault-Tolerant In-Vehicle Networks 1-gen-2011 Baronti, Federico; Petri, Esa; Saponara, Sergio; Fanucci, Luca; Roncella, Roberto; Saletti, Roberto; D'Abramo, P; Serventi, R.
Design of a Radiation Tolerant Router for On-board Satellite SpaceWire Networking 1-gen-2006 Tonarelli, M; Petri, Esa; Saponara, Sergio; Fanucci, Luca; Terreni, Pierangelo
Design of a Radiation Tolerant Router for On-board Satellite SpaceWire Networking 1-gen-2006 Tonarelli, M.; Petri, Esa; Saponara, Sergio; Fanucci, Luca; Terreni, Pierangelo
Electronic Circuits and Systems for Sustainability and Safety Improvement of Road Transport 1-gen-2009 Saponara, Sergio; Baronti, Federico; Petri, Esa; Lenzi, Francesco; Lazzeri, Andrea; Roncella, Roberto; Fanucci, Luca; Saletti, Roberto; Terreni, Pierangelo; Neri, Bruno
Electronic Systems for High Data-rate and Reliable In-vehicle Communications 1-gen-2007 Saponara, Sergio; Fanucci, Luca; Terreni, Pierangelo; Saletti, Roberto; Roncella, Roberto; Baronti, Federico; Petri, Esa; D'Abramo, P.
Hardware Building Blocks for High Data-Rate Fault-Tolerant In-vehicle Networking 1-gen-2007 Baronti, Federico; Saponara, Sergio; Petri, Esa; Roncella, Roberto; Saletti, Roberto; Fanucci, Luca; D'Abramo, P.
Hardware/Software FPGA-based Network Emulator for High-speed On-board Communications 1-gen-2008 Saponara, Sergio; L'Insalata, N; Bacchillone, TONY SALVATORE; Petri, Esa; DEL CORONA, I; Fanucci, Luca
Network-on-Chip Architecture for the SHAPES Multi-Processor System-on-Chip 1-gen-2007 Vitullo, F; Petri, Esa; L'Insalata, N; Casula, M; Saponara, Sergio; Fanucci, Luca; Coppola, M; Paolucci, P.
Networks on-chip router 1-gen-2011 Coppola, Marcello; Locatelli, Riccardo; Petri, Esa; Fanucci, Luca; Saponara, Sergio; Bacchillone, TONY SALVATORE
Router IP macrocell for radiation tolerant SpaceWire Networking 1-gen-2006 M., Tonarelli; Petri, Esa; Saponara, Sergio; Fanucci, Luca
Router IP macrocell for radiation tolerant SpaceWire Networking 1-gen-2006 Tonarelli, M; Petri, Esa; Saponara, Sergio; Fanucci, Luca
SHINE: FPGA prototyping of SpaceWire IP cores for High Data Rate and Fault Tolerant In-vehicle Networking 1-gen-2009 L'Insalata, N; Bacchillone, TONY SALVATORE; Petri, Esa; Cecchini, T; DEL CORONA, I; Saponara, Sergio; Fanucci, Luca
Single-chip Generic Sensor Interface Mixed-Signal Platforms for Space Applications 1-gen-2007 Saponara, Sergio; Fanucci, Luca; Sarti, B; Casarosa, G; Petri, Esa; DEL CORONA, I.
VLSI Design of a Digital RFI Cancellation Scheme for VDSL Transceivers 1-gen-2004 Fanucci, Luca; R., Locatelli; Petri, Esa
ZERO-CYCLE ROUTER FOR NETWORKS ON-CHIP 1-gen-2012 Locatelli, R; Petri, Esa; Coppola, M; Fanucci, Luca; Saponara, Sergio; Bacchillone, TONY SALVATORE