FALASCHI, FRANCESCO Statistiche
FALASCHI, FRANCESCO
DIPARTIMENTO DI INGEGNERIA DELL'INFORMAZIONE
CRFlex: A Flexible and Configurable Cryptographic Hardware Accelerator for AES Block Cipher Modes
2022-01-01 Nannipieri, P.; Baldanzi, L.; Crocetti, L.; Di Matteo, S.; Falaschi, F.; Fanucci, L.; Saponara, S.
SHA2 and SHA-3 accelerator design in a 7 nm technology within the European Processor Initiative
2021-01-01 Nannipieri, P.; Bertolucci, M.; Baldanzi, L.; Crocetti, L.; Di Matteo, S.; Falaschi, F.; Fanucci, L.; Saponara, S.
A Comprehensive Trade-off Analysis on the CCSDS 131.2-B-1 Extended ModCod (SCCC-X) Implementation
2020-01-01 Bertolucci, M.; Falaschi, F.; Cassettari, R.; Davalle, D.; Fanucci, L.
Digital Random Number Generator Hardware Accelerator IP-Core for Security Applications
2020-01-01 Baldanzi, L.; Crocetti, L.; Falaschi, F.; Belli, J.; Fanucci, L.; Saponara, S.
SHA2 and SHA-3 accelerator design in a 7 nm technology within the European Processor Initiative
2020-01-01 Nannipieri, P.; Bertolucci, M.; Baldanzi, L.; Crocetti, L.; Di Matteo, S.; Falaschi, F.; Fanucci, L.; Saponara, S.
A Hardware Accelerator for the IEEE 802.1X-2010 Key Hierarchy in Automotive Applications
2015-01-01 Carnevale, Berardino; Falaschi, Francesco; Pacini, Diego; Dini, Gianluca; Fanucci, Luca
An implementation of the 802.1AE MAC Security Standard for in-car networks
2015-01-01 Carnevale, Berardino; Falaschi, Francesco; Crocetti, Luca; Hunjan, Harman; Bisase, Samson; Fanucci, Luca
Titolo | Data di pubblicazione | Autore(i) | File |
---|---|---|---|
CRFlex: A Flexible and Configurable Cryptographic Hardware Accelerator for AES Block Cipher Modes | 1-gen-2022 | Nannipieri, P.; Baldanzi, L.; Crocetti, L.; Di Matteo, S.; Falaschi, F.; Fanucci, L.; Saponara, S. | |
SHA2 and SHA-3 accelerator design in a 7 nm technology within the European Processor Initiative | 1-gen-2021 | Nannipieri, P.; Bertolucci, M.; Baldanzi, L.; Crocetti, L.; Di Matteo, S.; Falaschi, F.; Fanucci, L.; Saponara, S. | |
A Comprehensive Trade-off Analysis on the CCSDS 131.2-B-1 Extended ModCod (SCCC-X) Implementation | 1-gen-2020 | Bertolucci, M.; Falaschi, F.; Cassettari, R.; Davalle, D.; Fanucci, L. | |
Digital Random Number Generator Hardware Accelerator IP-Core for Security Applications | 1-gen-2020 | Baldanzi, L.; Crocetti, L.; Falaschi, F.; Belli, J.; Fanucci, L.; Saponara, S. | |
SHA2 and SHA-3 accelerator design in a 7 nm technology within the European Processor Initiative | 1-gen-2020 | Nannipieri, P.; Bertolucci, M.; Baldanzi, L.; Crocetti, L.; Di Matteo, S.; Falaschi, F.; Fanucci, L.; Saponara, S. | |
A Hardware Accelerator for the IEEE 802.1X-2010 Key Hierarchy in Automotive Applications | 1-gen-2015 | Carnevale, Berardino; Falaschi, Francesco; Pacini, Diego; Dini, Gianluca; Fanucci, Luca | |
An implementation of the 802.1AE MAC Security Standard for in-car networks | 1-gen-2015 | Carnevale, Berardino; Falaschi, Francesco; Crocetti, Luca; Hunjan, Harman; Bisase, Samson; Fanucci, Luca |